连年来, 由于摩尔定律[1]的逐渐失效, 晶体管规模膨胀的本钱正以指数级的花样变得愈加不菲[2], 从前主要依赖晶体管的规模扩大来升迁硬件性能的步调也逐渐变得难以终了. 为了赓续提高规范性能, 新的体紧缚构假想起初向特定领域架构(DSA)标的发展[3]. 这种转换也导致了现时超大规模集成电路假想(VLSI)的历程发生了报复的变化, 独特是对于专用硬件加快器的假想. 为了终了高效快速的硬件加快器假想, 采用高眉目空洞(HLS)算作基于初级硬件描绘言语(举例 Verilog 或 VHDL)的传统...